您还没有绑定微信,更多功能请点击绑定

求助 ESD损伤案例图片

我公司正在制作用于ESD内部培训的DV,缺少一些资料。哪位有ESD损伤案例的图片?如被静电破坏的ESD敏感元器件的电镜扫描图片。静电破坏具有潜在性和不确定性,但还是希望用一些很明显的图片来让员工认识到静电的危害。 哪位有相关的资料?谢谢了。
对“好”的回答一定要点个"赞",回答者需要你的鼓励!
已邀请:

panda_liu (威望:3)

赞同来自:

ESD是电脑故障的罪魁祸首
  随着芯片工艺的进步,芯片的速度和功能都得以提升,但芯片却变得更加脆弱。集成度的提高使得器件尺寸越来越小,器件之间的连线 宽度越来越窄,钝化层越来越薄,这些因素都会使芯片对ESD的敏感性增加。一个不太高的ESD电压就能将晶体管击穿,一个不太大的ESD电流就 能将连线熔断。芯片损坏后,我们从外观上丝毫看不出有什么变化,但利用FESEM仪器却可以看清电路熔断的情形(图2)。
!(http://myhard.yesky.com/imagel ... 3p.jpg)
  这种芯片内部的损伤,用肉眼是无法看到的。 ESD对电脑的破坏作用具有隐蔽性、潜在性、随机性和复杂性的特点,当我们在接触电脑 板卡和芯片时,不管是电脑上有静电,还是我们身体上有静电,ESD都有可能发生在接触的瞬间,可谓防不胜防。来自Intel的资料表明,在引 起电脑故障的诸多因素中,EOS/ESD是最大的隐患,将近一半的电脑故障都是由EOS/ESD引起的(图3)。EOS是Electrical Over Stress(电气过应力)的缩写,是过电压或过电流的总称,ESD属于EOS中的一种。

接口电路中植入ESD保护器
  芯片是最容易被ESD损坏的器件,因此成为电脑中的重点保护对象。而接口电路位于板卡电路的外围,是抵御ESD的一道防线。在电脑 的各个接口处接入ESD防护器件,使静电在防护器件上释放掉,可避免静电向电路板的纵深区域侵入。
  接口电路中最简易的防静电措施是:在线路中串联一个低阻值的电阻,以限制ESD的电流,或在信号线与地线之间接入一个小电容,给 ESD电流提供通路。不过这些措施会对信号产生衰减和延迟,不利于信号传输。近几年生产的主板中,在键盘、鼠标的PS/2接口以及RS-232C串 口和IEEE 1284A并口等低速端口中,多采用内嵌防静电功能的数据收发芯片(图5)。接口芯片中内嵌的ESD保护电路,是利用寄生电路实现的。当ESD作用时,寄生电路被触发,泄放ESD电流或箝位ESD电压,达到保护目的。
!(http://myhard.yesky.com/imagel ... mn.jpg)
  对于高速的USB和IEEE 1394热插拔接口,因为引脚较少,通常接入TVS(Transient Voltage Suppresser,瞬态电压抑制器)(图6)和 MLV(Multi-Layer Varistor,多层变阻器)等新型ESD保护器。TVS器件内通常含有若干个TVS二极管、具有多路保护作用的微型贴片元件,常见的封装形式有 SOT23和SC-70两种,最新产品有Semtech公司的MicroClamp TVS,Microsemi公司的USB50403C等。TVS能够迅速地将ESD故障电流放电到接地端,而且其漏电流和结电容都很低,响应时间也很短(1ns左右 ),是高速数据通路中理想的选择,在电脑主板及各种USB设备中获得广泛应用。
!(http://myhard.yesky.com/imagel ... 8c.jpg)
  ESD保护器虽然有多种类型,但每一种都具有“自恢复”特性,都应经得住多次放电的考验。俗话说,千里之堤,溃于蚁穴。在电脑设 计和制造过程中,从EMC设计到元器件筛选,从流片焊接到整机装配,不管哪个环节出了问题,都会带来防静电性能的缺陷。因此,样机设计阶 段要利用好ESD测试这个查漏手段,及时发现设计漏洞,电脑整机进入包装箱前,也应按照相关标准严格测试,防止把问题产品销售出去。

17 个回复,游客无法查看回复,更多功能请登录注册

发起人

扫一扫微信订阅<6SQ每周精选>